質問編集履歴

1

図を追加挿入

2022/06/04 13:30

投稿

iface
iface

スコア42

test CHANGED
File without changes
test CHANGED
@@ -58,7 +58,8 @@
58
58
  endmodule
59
59
 
60
60
  ```
61
-
61
+ シミュレーション図
62
+ ![イメージ説明](https://ddjkaamml8q8x.cloudfront.net/questions/2022-06-04/1b5fc8dd-0236-4251-9ae3-b77ab9cdd210.png)
62
63
  ### 試したこと
63
64
  FPGAのPL部分の動作周波数はデフォサイトルトで100MHzということで、超高速でLチカを行いっているのではないかと思いました。
64
65
  この問題を改善するために調べていたところ[こちらのサイト](https://www.acri.c.titech.ac.jp/wordpress/archives/11224)を見つけました。